Sécurité et intégrité des systèmes
Axe thématiqueResponsable :
Elena-Ioana Vatajelu, TIMA/ CNRS/ Univ. Gennoble Alpes
Cedric Marchand, Institut des nanotechnologies de Lyon
Mots clés :
Sécurité matérielle, test, tolérance aux fautes et vérification
Animateurs :
GT sécurité matérielle (commun avec le GDR Sécurité) :
Marie-Lise Flottes, LIRMM / CNRS
Brice Colombier, Lab. Hubert Curien / Univ. Jean Monnet
GT test et tolérance :
Arnaud Virazel, LIRMM / Université de Montpellier
Mounir Benabdenbi, TIMA / Grenoble INP
Marcello Traiola, IRISA/Inria/Université de Rennes
GT vérification :
Katell Morin-Allory, TIMA / Grenoble INP
L’environnement des systèmes sur puce évoluant vers plus de complexité, de connectivité et de mobilité, le maître mot de leur développement futur est la confiance. Celle-ci se décline transversalement suivant les besoins.
- Confiance dans la capacité des systèmes à résister à des attaques visant la confidentialité et l’intégrité des informations dont ils assurent le traitement.
- Confiance dans la traçabilité fournie par les systèmes quant à leur conception et à leur origine afin de prévenir les fraudes et les vols.
- Confiance dans le fonctionnement des systèmes même soumis à des perturbations environnementales d’autant plus invasives que les technologies microélectroniques / photoniques atteignent les dimensions aux limites de la physique.
- Confiance dans la robustesse des systèmes aux variations de paramètres lors de la conception et de l’usage.
Les journées thématiques passées :
Postdoc opportunity 2022 RISC-V Security
Fichier PDF Télécharger le PDF
Sécurité, fiabilité et test des SoC2 : challenges et opportunités dans l’ère de l’IA
Laboratoire LIP6, UPMC, Paris 16/05/2019 Contexte: Les techniques de Machine Learning (ML), notamment basées sur des réseaux neuronaux profonds, ou Deep Neural Networks (DNNs), sont largement utilisées pour de nombreuses applications dont la vision par ordinateur, la...
Présentations de la journée thématiques : Sécurité des SoC complexes hétérogènes – de la TEE au matériel
Les présentations de la journée thématique "Sécurité des SoC complexes hétérogènes - de la TEE au matériel" du 20/09/2018 sont disponibles en suivants les liens ci-après. Thomas-Trouchkine Olivier-Potin Mathieu-DaSilva Lilian-Bossuet Johan-Amiard...
Sécurité des SoC complexes hétérogènes – de la TEE au matériel
Laboratoire LIP6, UPMC, Paris 20/09/2018 Contexte Les SoC modernes sont de plus en plus complexes et hétérogènes. Cette complexité, bénéfique d’un point de vue des fonctionnalités et des performances, s’avère être un défaut pour la sécurité des données et du...
L’injection de fautes : attaques physiques, protections logicielles et mécanismes d’évaluation de la robustesse
LIP6 29/05/2018 Cette journée s’inscrit dans la suite de la journée SERTIF organisée à Grenoble qui avait réuni une soixantaine de personnes et a pour objectif de réunir la communauté de la recherche française en analyse de fautes sur des systèmes de sécurité. Les...
Journée injection de fautes : attaques physiques, protections logicielles et mécanismes d’évaluation de la robustesse
Jussieu, LIP6 29/05/2018 63 personnes présentes : académiques, agences gouvernementales (ANSSI, DGA, mindef), industriels (13), CEA (8) Laboratoires : LIP6, Inria Paris, Irisa, LIRMM, LCIS (Valence), Telecom ParisTech, TIMA, Verimag, UPMC Le lien sur le...
Barcamp “La NVM dans tous ces états !”
26-27 mars 2018, Villa Clythia (CAES CNRS), Fréjus Dernière mise à jour: 4/06/2018 (Présentations disponibles en téléchargement) Objectifs : L’objectif de ce barcamp, organisé dans le cadre du GdR SoC2, est de faire un tour d’horizon sur les mémoires émergentes, des...
Tolérance aux fautes, de la fiabilité et de la sécurité des circuits FPGAs
Paris 21/11/2016 En collaboration avec le GT « Test & Tolérance de SOC/SIP », l'objectif de cette journée est de mettre en avant les problématiques de la tolérance aux fautes, de la fiabilité et de la sécurité des circuits FPGAs. Programme 10h30 : Reliability...
Colloque 2014 : Keynote
Lyon 12/06/2014 Keynote au colloque du GDR SoC/SiP Fichier PDF Télécharger le PDF
RFID et NFC
Paris 20/11/2013 Une journée de travail dédiée à la RFID et NFC Programme 10:30-11:30 RFID security: what did happen during the last 10 years? Gildas Avoine, INSA Rennes 11:30-12:30 Cryptographie légère pour la RFID Julien Francq, CASSIDIAN 12:30-14:00 Repas...
Les journées thématiques à venir :
Journée GDR SOC2 + Sécurité & IRT Saint Exupéry : calcul haute performance pour les systèmes embarqués
Les GDR SOC2 et Sécurité, et l’IRT Saint Exupéry, vous proposent d’assister à une journée d’animation dédiée au calcul haute performance pour les systèmes embarqués. Dans le cadre de cette journée thématique, nous vous proposons d’aborder le problème de...
Journée thématique (GT SSM) : Algorithmes de chiffrement post-quantiques et sécurité matérielle
Sécurité et intégrité des systèmes Je GT Sécurité des systèmes matériels organise une journée thématique afin d’échanger autour de la sécurité matérielle des implantations d’algorithmes de chiffrement post-quantiques. Cette journée a lieu le 10 Novembre 2021 au...
Journée thématique : “Sécurité et Sûreté des Systèmes Embarqués”
L'IRT Saint Exupéry et le GDR SOC2, rejoints cette année par l'IRT Nanoelec et le GDR Sécurité Informatique, poursuivent leur coopération avec l'organisation de leur 4ème journée thématique réunissant industriels et académiques autour du thème des systèmes embarqués...
GDR SoC2 Workshop on “Functional Safety of SoCs and AI Hardware”
GDR SoC2 Workshop on “Functional Safety of SoCs and AI Hardware” Sorbonne Université, Campus Jussieu, LIP6, 4 place Jussieu, 75005 Paris, room 25-26/105 28/04/2020 GDR SoC2 Workshop on “Functional Safety of SoCs and AI Hardware” Organizers: Haralampos-G....
Journée thématique Sécurité, fiabilité et test des SoC 2 : challenges et opportunités dans l’ère de l’Intelligence Artificielle
Journée Sécurité, fiabilité et test des SoC2 : challenges et opportunités dans l’ère de l’Intelligence Artificielle Date : jeudi 16 mai 2019 Lieu : Paris Les techniques de Machine Learning (ML), notamment basées sur des réseaux neuronaux profonds, ou Deep Neural...
Sécurité des SoC complexes hétérogènes – de la TEE au matériel
Introduction aux environnements d’exécution de confiance (TEE)
Technologie ARM TrustZone et attaques combinées sur SoC
Evaluation de la sécurité de TrustZone